《基于fpga的交通灯控制器设计.doc》由会员分享,可在线阅读,更多相关《基于fpga的交通灯控制器设计.doc(22页珍藏版)》请在金锄头文库上搜索。
1、 fpga实训报告实训设计题目 基于fpga的交通灯控制器设计 作 者 xxxxxxx 分 院 xxxxxxxxxxxxxxxxxxx 专 业 班 级 xxxxxxxxx 指导教师(职称) xxxxxxxxxxxxxx 报告完成时间 2012年10月8日 基于fpga的交通灯控制器设计 摘要:超高速硬件描述语言vhdl,是对数字系统进行抽象的行为与功能描述到具体的内部线路结构描述,利用eda工具可以在电子设计的各个阶段、各个层系进行计算机模拟验证,保证设计过程的正确性,可大大降低设计成本,缩短设计周期。本文介绍的数字秒表设计,利用基于vhdl的eda设计工具,采用大规模可编程逻辑器件fpga,
2、通过设计芯片来实现系统功能。交通灯控制系统可以实现路口红绿灯的自动控制。基于fpga设计的交通灯控制系统具有电路简单、可靠性强、实时快速擦写、运算速度高、故障率低、可靠性高,而且体积小的特点。本设计采用altera公司cyclone系列的eplc3t1444c8芯片,在quartus ii软件平台上使用vhdl语言,采用自顶向下的设计方法对系统进行了模块化设计和综合,并进行了仿真。该系统可实现十字路口红绿灯及左转弯控制和倒计时显示,仿真结果结果表明系统能够自动控制交通灯转变。关键词:eda;交通灯;vhdl目录引言11 fpga概述21.1 fpga的简介21.2 fpga的应用22 vhdl
3、硬件描述语言32.1 vhdl程序基本结构32.1.1 实体32.1.2 结构体32.1.3 库42.2 vhdl语言42.2.1 vhdl文字规则42.2.2 vhdl数据对象42.2.3 vhdl数据类型42.2.4 vhdl顺序语句52.2.5 vhdl并行语句53系统设计与仿真63.1 系统介绍63.1.1 设计任务63.1.2 设计要求63.2 系统设计仿真63.2.1 系统框图设计73.2.2 系统时序状态图设计73.2.3 系统工程设计流程图83.2.4 芯片选择83.3 功能模块设计与仿真83.3.1 分频器模块设计83.3.2 控制模块设计93.3.3 倒计时模块设计103.
4、3.4 信号处理模块设计113.3.5 数据译码模块设计123.3.6 显示模块设计143.4 顶层文件设计17结论19参考文献:19基于fpga的交通灯控制器设计xxxxx专业xxxx班xxxx 指导教师xxxx引言当今社会是数字化的社会,是数字集成电路广泛应用的社会。数字集成电路本身在不断进行更新换代,随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师更愿意自己设计专业集成电路(asic)芯片,而且希望设计周期尽可能短,最好在实验室里就能设计出合适的asic芯片,并且立即投入实际应用之中,因而出现了现场可编程器件(fpld)。现场可编程门阵列(fpga
5、)即属其中应用最广泛的一种。随着电子技术的发展,特别是大规模集成电路和计算机技术的研制和发展,让电子产品设计有了更好的应用市场,实现方法也有了更多的选择,而电子电路的设计却变得越来越复杂,使用“语言”进行电子设计已成为一种趋势。现代电子系统设计方法是设计师自己设计芯片来实现电子系统的功能,将传统的固件选用及电路板设计工作放在芯片设计中进行。在这些专业化软件中,eda(electronic design automation)具有一定的代表性,eda技术是一种基于芯片的现代电子系统设计方法。基于eda技术的现场可编程门阵列(fpga)电 (asic) ,在数字系统设计和控制电路中越来越受到重视。
6、vhdl语言是电子设计的主流硬件描述语言,它更适合进行行为描述,这种方式使得设计者专注于电路功能的设计,而不必过多地考虑具体的硬件结构。基于eda技术的现场可编程门阵列(fpga)电路,提出现场可编程门阵列(fpga)是近年来迅速发展的大规模可编程专用集成电路(asic),在数字系统设计和控制电路中越来越受到重视。vhdl语言是电子设计的主流硬件描述语言,它更适合进行行为描述,这种方式使得设计者专注于电路功能的设计,而不必过多地考虑具体的硬件结构。1 fpga概述1.1 fpga的简介fpga(fieldprogrammable gate array),即现场可编程门阵列,它是在可编程器件的基
7、础上进一步发展的产物。它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。目前以硬件描述语言所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 fpga 上进行测试,是现代 ic 设计验证的技术主流。1.2 fpga的应用fpga的应用可分为三个层面:电路设计,产品设计,系统设计。电路设计:连接逻辑,控制逻辑是fpga早期发挥作用比较大的领域也是fpga应用的基石。事实上在电路设计中应用fpga要求开发者要具备相应的硬件知识(电路知识)和软件应用能力(开发工具)。 产品设计:把相对成熟的技术应用到某些特定领域开发出满足行业
8、需要并能被行业客户接受的产品。这方面主要是fpga技术和专业技术的结合问题,重点在性能, fpga技术在这个领域是一个实现手段,fpga因为具备接口,控制,功能ip,内嵌cpu等特点有条件实现一个构造简单,固化程度高,功能全面的系统产品设计。系统级应用:系统级的应用是fpga与传统的计算机技术结合,实现一种fpga版的计算机系统如用xilinxv-4, v-5系列的fpga,实现内嵌powerpccpu, 然后再配合各种外围功能,这个平台上跑linix等系统这个系统也就支持各种标准外设和功能接口了,这对于快速构成fpga大型系统来讲是很有帮助的。2 vhdl硬件描述语言2.1 vhdl程序基本
9、结构一个相对完整的vhdl程序通常包含实体、结构体、配置、程序包和库5个部分。程序模板如下:library library name;use library name.package name.all;entity entity name is generic ( parameter name :string:=default value; parameter name :integer:=default value); port ( input name,input name: in std-logic; input vector name:in std_logic_vector( high
10、 downto low); output name ,output name:out std_logic);end entity name; architecture a of entity name is signal signal name:std_logic;begin -process statement (optional) -generate statement (optional) end a;2.1.1 实体实体一般用来描述所设计的系统的外部接口信号,是可视部分;其中最重要的部分是端口说明。端口说明语句是对于一个设计实体界面的说明。端口名是赋予每个系统引脚的名称。一个实体通常有
11、一个或多个端口,端口类似于原理图部件符合上的管脚。实体与外界交流的信息必须通过端口通道流入或流出。ieee 1064标准包中定义了四种端口模式,其功能及符号分别是in、out、inout、buffer、linkage。2.1.2 结构体结构体用于描述系统内部的结构和行为,建立输入输出之间的关系。在一个实体中,可以含有一个或一个以上的结构体,而在每一个结构体中又可以含有一个或多个进程以及其他的语句。其中,实体名必须是被设计的实体的名字。结构体中的说明语句是对结构体的功能描述语句中将要用到的信号、数据类型、常数、元件、函数和过程等加以说明的语句。结构体包含两类语句:并行语句和顺序语句。在proce
12、ss中的语句是顺序执行的,当process所带的敏感信号发生变化时,process中的语句就会执行一遍。2.1.3 库库使用说明用于打开(调用)本设计实体将要用到的库,库是专门存放预编译程序包的地方。ieee库:在ieee库中有一个std_logic的包,它是ieee正式认可的包。std库:std库是vhdl的标准库,在库中有名为standard的包。在使用库之前,一定要进行库说明,库的说明总是放在设计单元的前面。2.2 vhdl语言2.2.1 vhdl文字规则vhdl文字主要包括数值和标识符。数值型文字主要有数字型、字符串型和位串型。数字型文字有:整数文字(十进制数)、实数文字(十进制数,必
13、须带有小数点)、以数字基数表示的文字。字符串型文字有:文字字符串、数位字符串、标识符。2.2.2 vhdl数据对象在vhdl中,数据对象类似于一种容器,接受不同数据类型的赋值。数据对象有3种:即常量、信号、变量。常量是固定值,不能在程序中被改变。变量时一个局部量,是一个临时数据,没有物理意义。它只能在process和function中定义,必须在进程和子程序的说明性区域说明,并只在其内部有效。信号是描述硬件系统的基本数据对象,代表连接线,port也是一种信号。2.2.3 vhdl数据类型vhdl是一种强类型语言,要求设计实体中的每一个常数、信号、变量、函数以及设定的各种参量都必须具有确定的数据
14、类型,并且只有相同的数据类型的量才能互相传递和作用。vhdl 的基本类型有:bit(位)、bit-vector(位矢量)、boolean、time、character、string、integer 、real。2.2.4 vhdl顺序语句vhdl有如下六类基本顺序语句 :赋值语句、流程控制语句、等待语句、子程序调用语句、返回语句、空操作语句。赋值语句有信号赋值语句和变量赋值语句两种。流程控制语句共有五种:if语句、case语句、loop语句、next语句、exit语句。if语句根据条件句产生的判断结果:true 或 false,有条件地选择执行其后的顺序语句。 case语句根据满足的条件直接选择多项顺序语句中的一项执行。空操作语句不完成任何操作,它常用于case语句中,利用它来表示所余的不用条件下的操作行为满足所有可能的条件。2.2.5 vhdl并行语句结构体中的并行语句主要有七种:并行信号赋值语句、进程语句、块语句 、条件信号赋值语句、元件例化语句(其中包括类属配置语句 )生成语句、并行过程调用语句。3系统设计与仿真